首页>> 论文 >> 工学论文

DSP HPI总线与MPC8272总线接口的FPGA

2017-11-05| 来源:互联网| 查看:250

摘要:HPI(Host-PortInterface)主机接口,是TI高机能DSP上设置的与主机举办通信的片表里设。下面是编辑老师为各人筹备的 DSP HPI总线与MPC8272总线接口的FPGA 。 通过HPI接口,主机可以很是利便地访

HPI(Host-Port Interface)主机接口,是TI高机能DSP上设置的与主机举办通信的片表里设。 下面是编辑老师为各人筹备的DSP HPI总线与MPC8272总线接口的FPGA

通过HPI接口,主机可以很是利便地会见DSP的所有地点空间,从而实现对DSP的节制。

TMS320C6421的HPI接口是一个16bit宽的并行端口。主机(host)对CPU地点空间的会见是通过EDMA节制器实现的。 HPI接口的会见主要通过三个专用寄存器来实现,它们别离是HPI节制寄存器(HPIC)、HPI地点寄存器(HPIA)和HPI数据寄存器(HPID)。

HPI接口信号简介

(1) HD[15∶0](数据总线)

(2) HCNTL[1∶0](节制HPI会见范例)

如前所述,对HPI的会见需要通过三个寄存器,即HPI地点寄存器(HPIA),HPI数据寄存器(HPID)和HPI节制寄存器(HPIC)来实现。HCNTL[1∶0]就是用于选择这三个寄存器的专用引脚。

HCNTL1

HCNTL0

HPI会见范例

0

0

主机可读写HPI节制寄存器HPIC

0

1

主机可读写HPI数据寄存器HPID,读操纵或写操纵后HPIA自动增1

1

0

主机可读写HPI地点寄存器HPIA

1

1

主机可读写HPI数据寄存器HPID,读操纵或写操纵后HPIA稳定

(3) HHWIL (半字指示选择)

HHWIL指示当前的为第一个或是第二个半字传输,但需要留意的是,它并不代表是最高有效的(most significant)照旧最低有效的(least significant),而抉择的依据是HPIC中的HWOB位的状态。对付第一个半字,HHWIL必需被驱动为低电平;对付第二个半字,HHWIL必需被驱动为高电平。

本文转载自网络,如对您的侵权,请联系站长删除!